# INE5607 – Organização e Arquitetura de Computadores

Unidade Central de Processamento

Aula 18: Processadores multithread e multicore

Prof. Laércio Lima Pilla laercio.pilla@ufsc.br









#### Sumário

- Limitações de ILP
- Multithreading
- Multicore
- Considerações finais



## LIMITAÇÕES DE ILP

- O que é ILP?
  - Instruction Level Parallelism
- A partir de qual tecnologia começamos a ter ILP nos processadores?

#### Pipeline

- Instruções em execução sobreposta
- CPI próximo de 1

#### – Superescalar/VLIW

- Instruções executando em recursos em paralelo
- IPC acima de 1

- Limitante de ILP
  - Dependência entre instruções
    - Resultado anterior
    - Leitura de memória
    - Direção do desvio
    - Etc.

- Outra forma de ver dependências
  - Processador com 3 ULAs
  - Código abaixo
    - 1. add \$t1, \$a0, \$a1
    - 2. add \$t2, \$t1, \$a2
    - 3. add \$t3, \$t1, \$t3
    - 4. add \$t4, \$t2, \$t3
    - 5. sub \$t5, \$t2, \$t3
    - 6. add \$t6, \$t3, \$a3
    - 7. sub \$t7, \$t3, \$a3
    - 8. add \$t8, \$t6, \$t7



Código como DAG

- Grafo direcionado acíclico

Directed acyclic graph

- 1. add \$t1, \$a0, \$a1
- 2. add \$t2, \$t1, \$a2
- 3. add \$t3, \$t1, \$t3
- 4. add \$t4, \$t2, \$t3
- 5. sub \$t5, \$t2, \$t3
- 6. add \$t6, \$t3, \$a3
- 7. sub \$t7, \$t3, \$a3
- 8. add \$t8, \$t6, \$t7





 Exemplo Instrução Processador com 3 ULAs Dependência **ULA ULA ULA** 2 Ciclo 1 Ciclo 2 4 6 Ciclo 3 Ciclo 4 Ciclo 5 8 Ciclo 6 Ciclo 7

 Exemplo Instrução Processador com 3 ULAs Dependência **ULA ULA ULA** 2 Ciclo 1 Ciclo 2 3 2 4 5 6 Ciclo 3 Ciclo 4 Ciclo 5 8 Ciclo 6

Ciclo 7

**ULA** 

Exemplo
 Processador com 3 ULAs

ULA

| Ciclo 1 | 1 |   |   |
|---------|---|---|---|
| Ciclo 2 | 2 | ო |   |
| Ciclo 3 | 4 | 5 | 6 |
| Ciclo 4 |   |   |   |
| Ciclo 5 |   |   |   |
| Ciclo 6 |   |   |   |
| Ciclo 7 |   |   |   |

**ULA** 







- Processador com 3 ULAs
  - Número de instruções: 8
  - Tempo de execução: 5 ciclos
  - IPC = 8/5 = 1,6
  - IPC ideal = 3 (#ULAs)
  - Utilização = 1,6/3 = 53%
    - Processador subutilizado

| Ciclo 1 | 1 |   |   |
|---------|---|---|---|
| Ciclo 2 | 2 | 3 |   |
| Ciclo 3 | 4 | 5 | 6 |
| Ciclo 4 | 7 |   |   |
| Ciclo 5 | 8 |   |   |
| Ciclo 6 |   |   |   |
| Ciclo 7 |   |   |   |

ULA ULA Load/ Store

- Exemplo
  - Processador com 3 ULAse uma unidade paraload/store

| Ciclo 1 | , |  |  |
|---------|---|--|--|
| Ciclo 2 |   |  |  |
| Ciclo 3 |   |  |  |
| Ciclo 4 |   |  |  |
| Ciclo 5 |   |  |  |
| Ciclo 6 |   |  |  |
| Ciclo 7 |   |  |  |

- Processador com 3 ULAs
  - Número de instruções: 8
  - Tempo de execução: 5 ciclos
  - IPC = 8/5 = 1,6
  - IPC ideal = 4 (#unidades)
  - Utilização = 1,6/4 = 40%
    - Processador subutilizado

| Ciclo 1 | 1 |   |   |  |
|---------|---|---|---|--|
| Ciclo 2 | 2 | 3 |   |  |
| Ciclo 3 | 4 | 5 | 6 |  |
| Ciclo 4 | 7 |   |   |  |
| Ciclo 5 | 8 |   |   |  |
| Ciclo 6 |   |   |   |  |
| Ciclo 7 |   |   |   |  |

### **MULTITHREADING**

- Problema
  - Processador subutilizado
  - Recursos disponíveis desperdiçados
- Solução
  - Colocar mais de um fluxo de instruções para executar
    - Instruções concorrem pelos recursos disponíveis
      - Maior utilização do processador
      - Não aumenta desempenho sequencial!

- Um fluxo de execução vs. múltiplos fluxos
  - A = instruções da thread A

| Α | Α |   |   |
|---|---|---|---|
| Α |   |   |   |
|   |   |   |   |
| Α | Α | Α | Α |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |

Pipeline superescalar

| Α | Α | В | В |
|---|---|---|---|
| A | U | В | D |
| С | С | В |   |
| Α | С | Α | Α |
| С | В | В | D |
| D | A | D | D |
| Α | Α | D | Α |

Multithreading

- O que é uma thread?
  - Qual a diferença para um processo?
  - E para um programa?

Gostinho de Sistemas Operacionais

INE5611 – Sistemas Operacionais

Gerência de Processos e Threads Threads e compartilhamento de dados

> Prof. Márcio Castro marcio.castro@inf.ufsc.br







#### Gostinho de Sistemas Operacionais

8

#### Conceito de processo

#### Programa

- Entidade estática e permanente
- Sequência de instruções
- Passivo sob o ponto de vista do S.O.

#### Processo

- Abstração que representa um programa em execução
- Entidade dinâmica: altera seu estado ao longo de sua execução
- Composto pelo programa (código), dados e contexto (valores)

Gostinho de Sistemas Operacionais

Threads e compartilhamento de dados

| Itens por processo                                                                                                                                 | Itens por thread                                                                            |
|----------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|
| <ul> <li>Espaço de endereçamento</li> <li>Variáveis globais</li> <li>Arquivos abertos</li> <li>Informações de contabilidade do processo</li> </ul> | <ul><li>Contador de prog. (PC)</li><li>Registradores</li><li>Pilha</li><li>Estado</li></ul> |

INE5611 - Prof. Márcio Castro - 2014/2

Gostinho de Sistemas Operacionais



- O que é um thread?
  - Fluxo/linha de execução de um processo

Processo 1 (Editor)

Processo 2 (Áudio)



- -Em termos de hardware
  - Program Counter
  - Banco de registradores (inclui Stack Pointer)
    - Replicando ambos, podemos ter mais de um thread em execução

- Multithreading resulta em CPUs virtuais
  - Hardware tem uma CPU com multithreading
    - Recursos de controle e datapath compartilhados
  - -Sistema operacional vê duas CPUs
- Qual a diferença entre multithreading e o SO escolhendo qual de duas threads deve executar?
- Quando colocar threads para executar?

- IMT: Interleaved Multithreading
  - Entrelaçado ou de grão fino
  - A cada ciclo muda a thread cujas instruções serão despachadas
  - Todas threads executam de forma mais lenta
    - Focado em vazão
    - Servidores ou processamento gráfico



- BMT: Blocked Multithreading
  - -Em blocos ou de grão grosso
  - Muda a thread em execução a cada evento de alta latência
    - E.g., acesso à memória principal
  - Troca de threads mais barata
  - -Sobrecusto de encher o pipeline

| Α | Α |   |   |
|---|---|---|---|
| A |   |   |   |
|   |   | В | В |
|   |   | В | В |
| С | С |   |   |
| D |   | D | D |
|   |   | D | D |

- SMT: Simultaneous Multithreading
  - -Simultâneo
  - Motivado pela existência de mais unidades funcionais do que um thread consegue usar sozinho
  - Controle mais complexo
    - Diferenciar de quem é a instrução

| Α | Α | В | В |
|---|---|---|---|
| Α | С | В | D |
| С | C | В |   |
| Α | C | A | Α |
| С | В | В | D |
| D | A | D | D |
| Α | Α | D | Α |

#### Comparação



| Α | Α |   |   |
|---|---|---|---|
|   | В | В | В |
| С | С |   |   |
| D |   | D | D |
| Α | Α | Α |   |
|   |   |   |   |
|   | В | В |   |

| Α | Α |   |   |
|---|---|---|---|
| Α |   |   |   |
|   |   | В | В |
|   |   | В | В |
| С | C |   |   |
| D |   | D | D |
|   |   | D | D |

| Α | Α | В | В |
|---|---|---|---|
| Α | C | В | D |
| С | С | В |   |
| Α | С | Α | Α |
| С | В | В | D |
| D | Α | D | D |
| Α | Α | D | Α |

Pipeline superescalar

**IMT** 

**BMT** 

**SMT** 

- Desempenho
  - Qual a utilização dos processadores nos dois casos abaixo?
  - Qual a perda de desempenho da thread A?

| Α | Α | Α |   |
|---|---|---|---|
| Α | Α |   |   |
|   |   | Α | Α |
| Α | Α | Α | Α |
|   | Α |   |   |
|   | Α |   |   |
| Α | Α |   | Α |

| Α | Α | Α | В |
|---|---|---|---|
| Α | Α |   | В |
|   | В | Α | В |
| Α | Α | Α | Α |
| В | В | В | Α |
| В | Α |   | В |
| Α | Α |   | В |

- Exemplos de multithreading
  - Intel Hyper-Threading (HT)
    - SMT
    - Desde Pentium 4 (2002)
    - Até duas threads em execução
    - Muitas vezes recomendado ser desligado por empresas





http://www.intel.com/content/www/us/en/architecture-and-technology/hyper-threading-technology-video.html



http://www.intel.com/content/www/us/en/architecture-and-technology/hyper-threading-technology-video.html

## **MULTICORE**

#### Multicore

 E se ao invés de ter apenas uma CPU, meu processador tivesse duas (ou mais)
 CPUs reais e independentes?



- CPUs independentes em um mesmo processador
  - Cores ou núcleos
  - Possuem datapaths e controles separados
  - Podem compartilhar algum nível de memória cache



- Exemplo: Intel Xeon E5-4640
  - -Oito núcleos

Machine (744GB) Group0 (62GB) NUMANode P#0 (31GB) Socket P#0 L3 (20MB) L2 (256KB) L1d (32KB) L1i (32KB) Core P#0 Core P#1 Core P#2 Core P#3 Core P#4 Core P#5 Core P#6 Core P#7 PU P#7 PU P#0 PU P#1 PU P#2 PU P#3 PU P#4 PU P#5 PU P#6

- Motivação
  - Aumentos de frequência não eram mais possíveis
  - Design de processadores muito complexo
- Solução
  - Múltiplos processadores com menor frequência de relógio
  - Processadores mais simples
    - Cada um usando menos transistores



- Desempenho sequencial
  - Não é beneficiado
- Desempenho paralelo
  - Maior vazão
  - Ótimo para programas com paralelismo
    - Tarefas ou dados independentes
  - Necessita de programação paralela
  - Necessita de programação paralela
  - Necessita de programação paralela
  - Necessita de programação paralela



- Ganho de desempenho ideal = nº de núcleos
- Ganho de desempenho real
  - Dependente do paralelismo da aplicação
  - -Lei de Amdhal

# INTERLÚDIO: LEI DE AMDAHL

#### Lei de Amdahl

- Ganho máximo com aprimoramento de um sistema
- Divide algoritmo em parte sequencial e paralela
  - Parcela serial do algoritmo = B ∈ [0,1]
  - Número de threads = n

Tempo(n) = Tempo(1)\*(B+(1/n)\*(1-B))

## Speedup

Ganho de desempenho com paralelismo

Com Amdahl

Tempo(n) = Tempo(1)\*(B+(1/n)\*(1-B)) 
$$logo$$

Speedup(n) = 
$$1/(B+(1/n)*(1-B))$$

## Exemplo

- Um programa executa em 10 segundos em um único núcleo e em 4 segundos usando quatro núcleos. Qual o speedup obtido?
- -Speedup(n) = Tempo(1)/Tempo(n)
- -Speedup(4) = 10 s / 4 s = 2,5

## Exemplo

- Um programa tem 90% de seu código paralelizável. Qual o ganho de desempenho possível usando
  - 10 núcleos?
  - 100 núcleos?
  - Infinitos núcleos?
  - Speedup(n) = 1/(B+(1/n)\*(1-B))

- Lei de Amdahl sem paralelismo
  - Divisão da aplicação em partes
    - 90% em CPU, 10% em disco
    - 70% em CPU, 20% em rede, 10% em memória
    - 40% no telefone, 60% no servidor

#### Exemplo

–O processo de abrir um filme em um computador leva 15 segundos. 70% desse tempo é gasto no disco. Se eu comprar um disco 2 vezes melhor, quanto tempo levará abrir um filme?

• T = 15 s \*
$$(0,3 + (1/2)*0,7)$$
 = 15 s \* 0,65 = 9,75 s

#### Eficiência

-O quanto é aproveitado da plataforma paralela

## Eficiência(n) = Speedup(n)/n

- -Número entre 0 e 1
  - Fora caso de speedup superlinear

# FIM DO INTERLÚDIO

- Exemplo de processador multicore
  - Oracle Sparc T5
    - Foco em servidores
    - 16 núcleos
    - Até 128 threads
      - -8 por core
    - Mistura de IMT e SMT
      - Duas threads no mesmo ciclo
      - Diferentes threads no ciclo seguinte



- Exemplo de processador multicore
  - Oracle Sparc T5
    - Pipeline com execução fora de ordem



http://www.oracle.com/technetwork/server-storage/sun-spare/

enterprise/documentation/o13-024-sparc-t5-architecture-1920540.pdf



- Exemplo de processador multicore
  - -ARM big.LITTLE
  - Multicore assimétrico/heterogêneo
    - big: Núcleos Cortex A-15
      - Desempenho
    - LITTLE: Núcleos Cortex A-7
      - Eficiência energética
  - Oito núcleos ao todo
    - Quatro de cada
    - Sem multithreading



- Exemplo de processador multicore
  - -ARM big.LITTLE





# **CONSIDERAÇÕES FINAIS**

## Considerações finais

## Multithreading

- Aumento da utilização do processador
- Núcleos virtuais

#### Multicore

- Múltiplas CPUs em uma só
- Núcleos reais

#### Lei de Amdahl

-Limites de ganhos com paralelismo



# INE5607 – Organização e Arquitetura de Computadores

Unidade Central de Processamento

Aula 18: Processadores multithread e multicore

Prof. Laércio Lima Pilla laercio.pilla@ufsc.br







